Serial Rapidio Gen2 i tani, niskiej mocy FPGA
Ponieważ wymagania przepustowości dla aplikacji, takie jak bezprzewodowe, przewodowe i medyczne/obrazowe przetwarzanie, zależą od projektantów narzędzi niezbędnych do zapewnienia im potrzebnych możliwości przetwarzania sygnałów w czasie rzeczywistym.
Urządzenia DSP i sieciowe przetwarzanie sieci (NPU), w połączeniu z tanimi, niskiej mocy FPGA, które obsługują serial Rapidio Gen2 (SRIO), mogą zapewnić idealną platformę do sprostania wyzwaniom, takim jak przetwarzanie o dużej prędkości, szybko rosnąca baza subskrybentów oraz koszt i koszty i i Ograniczenia mocy.
Pobierz ten oficjalny dokument, aby dowiedzieć się więcej.
Czytaj więcej
Wysyłając ten formularz zgadzasz się Lattice Semiconductor Corporation kontakt z tobą e-maile marketingowe lub telefonicznie. Możesz zrezygnować z subskrypcji w dowolnym momencie. Lattice Semiconductor Corporation strony internetowe i komunikacji podlegają ich Informacji o ochronie prywatności.
Zamawiając ten zasób, wyrażasz zgodę na nasze warunki użytkowania. Wszystkie dane są chroniony przez nasz Informacja o ochronie prywatności. Jeśli masz jeszcze jakieś pytania, wyślij e-mail dataprotection@techpublishhub.com


Więcej zasobów z Lattice Semiconductor Corporation

Wdrażanie rozwiązań pomostowych PCI Expres...
Podobnie jak jego poprzednik, komponent peryferyjny interconnect (PCI), PCI Express staje się wszechobecnym interfejsem systemowym. W przeciwieńs...

Szybkie interfejsy SERDES w FPGA o wysokiej w...
Semiconductor Lattice wprowadził dwie tanie rodziny FPGA z SERDES, LatticeECP2M, wprowadzone w 2007 roku oraz najnowszą rodzinę, LatticeECP3. FP...

Machxo ™: zoptymalizowane programowalne urz...
Mostkowanie magistrali, interfejs i kontrola są powszechnymi funkcjami w wielu systemach elektronicznych. Korzystanie z tych funkcji obejmuje prak...