Skip to content Skip to footer

Wbudowane możliwości przetwarzania sygnału bloku SysdSp3 LatticeECp3

Opublikowany przez: Lattice Semiconductor Corporation

Nowe segmenty rynku coraz częściej napędzają konkurujących dostawców FPGA w celu uwzględnienia szerszej różnorodności funkcjonalności i elastyczności w swoich urządzeniach. Wbudowane cyfrowe przetwarzanie sygnału (DSP) jest jedną z takich funkcji.
Semiconductor Lattice kontynuował tradycję zapewniania wysokiej wydajności DSP w swojej najnowszej nowatorskiej rodzinie LatticeCp3 FPGA. Funkcje, takie jak architektura podwójnego plastra, możliwość kaskady/łańcucha wycinków i bloków DSP oraz ulepszony zestaw instrukcji ustalają rodzinę LatticeECP3 jako atrakcyjną alternatywę dla aplikacji przetwarzania sygnałów.
Pobierz ten oficjalny dokument, aby dowiedzieć się więcej.

Czytaj więcej

Wysyłając ten formularz zgadzasz się Lattice Semiconductor Corporation kontakt z tobą e-maile marketingowe lub telefonicznie. Możesz zrezygnować z subskrypcji w dowolnym momencie. Lattice Semiconductor Corporation strony internetowe i komunikacji podlegają ich Informacji o ochronie prywatności.

Zamawiając ten zasób, wyrażasz zgodę na nasze warunki użytkowania. Wszystkie dane są chroniony przez nasz Informacja o ochronie prywatności. Jeśli masz jeszcze jakieś pytania, wyślij e-mail dataprotection@techpublishhub.com

digital route logo
język: ENG
Typ: Whitepaper Długość: 7 stron

Więcej zasobów z Lattice Semiconductor Corporation